主机 |
81101A |
输出通道 |
包括 |
定时1 |
|
频率范围 |
1mHz-50MHz |
50Ω源2 |
50MHz典型值 |
*大数频率 |
- |
定时 分辩率 |
3.5字 *好情况为5ps |
带PLL的精度(不带时) |
0.01%(5%)3 |
带PLL的抖动RMS (不带时) |
0.001%+15ps (0.01%+15ps)3 |
宽度范围 |
10ns至 (周期-10ns) |
精度 |
±5%±500ps |
时滞 |
N/A |
延迟 (外输入至输出) (外输入至触发输出) |
28.5ns固定值 12ns固定值
|
附加变量 延迟范围 精度4 |
0ns至 (周期-20ns) ±5%±1ns
|
双脉冲 延迟范围 |
(宽度+10ns)至 (周期-宽度-10ns) |
跃变时间 范围(10/90) 在1kΩ源阻抗 |
5ns至200ms 可变 6ns典型值 |
电平/脉冲性能5 |
|
幅度 50Ω在50Ω上 1kΩ在50Ω上 |
100mVpp-10.0Vpp 200m Vpp-20.0Vpp
|
电平窗
1kΩ在50Ω上 |
-10.0V~+ 10.0V -20.0V~+ 20.0V |
精度 50Ω在50Ω上 1K Ω在50Ω上 |
±(3%+75mV) ±(5%+ 150mV)6
|
输出 连接器 |
BNC单端 |
源阻抗
精度 |
可选 50Ω或1kΩ ±1%,典型值 |
*大外电压 |
±24V |
短路电流 |
±400mA*大 (通道增加时加倍) |
动态串扰 基线噪声
过冲/脉冲/振铃 |
<0.1%典型值 10mV RMS典型值 ±5%幅度 ±20mV |
模式/数据能力 |
N/A |
序列 |
N/A |
格式 |
N/A |
脉冲列
|
单或双脉冲 脉冲数 2-65536 |
触发方式
|
连续 触发 (外,内,手动) 门控 (外,内,手动) 外宽度 |
输入
|
PLL基准输入, 时钟输入, 外输入 |
负载补偿 |
可送入实际 负载值以显 示实际输出 |
其它输出 |
触发输出 选通输出 |
极限 |
可编程的高和低电平,以?;け徊馍璞?span lang="EN-US"> |
通道增添 |
N/A |
1 以连续工作和50Ω源阻抗在*快跃变的50%幅度处测量 2 对81005A和8111A,源阻抗可选为50Ω或1kΩ 3 若使用可起振振荡器(PLL未激活) 4 恒定幅度 5 电平指标在5ns(81112A,81131A)或30ns(81111A,81132A)典型稳定时间后有效 6 在±19V窗内施加脉冲 7 仅适用于内部通道添加 | |